

# ELTD03z Microcontroladores/Microprocessadores

Teoria\_03a1\_2b

Prof. Enio R. Ribeiro

Universidade Federal de Itajubá - UNIFEI

## T3.0.1 Modos de endereçamento: Revisão!



2

## T3.0.1 Modos de endereçamento: Revisão!



# T3.0.1 Modos de endereçamento: INDEXADO



End. Indexado: o ponteiro => registro!

# T3.0.1 Modo de endereçamento: INDEXADO

# Endereçamento indexado:

- inicializar o registro apontador (valor inicial do registro);
- usar as instruções de endereçamento indexado.

Criar address pointer (apontador de endereço) with ARM load "pseudo-op" (pseudo-instrução)

- Load a **32-bit constant** (data, address, etc.) into a register
- Possibilidade: mov rd, #constant\_LO; movt rd, #constant\_HI NÃO É USADO, POIS O ENDEREÇO É, GERALMENTE, DESCONHECIDO!
- Use a *pseudo-operation* (*pseudo-op*), a qual é convertida by the assembler to one or more actual ARM instructions

# T3.0.1 Modo de endereçamento: INDEXADO

Exemplo de apontador de endereço (Address pointer)

```
AREA D1,DATA,READWRITE ;assume D1 starts at 0x20000000

Bob DCD &a3f4eedd

:
    AREA C1,CODE,READONLY
:
    LDR r3,=Bob ;Load address of Bob into r3
    LDR r2,[r3] ;Load value of variable Bob into r2
:
```

- Assembler stores address of Bob (constant 0x20000000) in the "literal pool" in code area C1
- Constant loaded from literal pool address [PC,#offset]

```
LDR r3,=Bob

LDR r3,[PC,#offset] ;access value from literal pool

PC points to next instruction

PC + offset points to literal pool

in literal pool following code

address of Bob
```

### T5.7a) MODO ENDEREÇAMENTO INDEXADO -> possibilidades

#### Instruction: LDR/STR

LDR instructions load one (or two) register(s) with a value from memory. STR instructions store one (or two) register value(s) to memory.

#### **Syntax**

```
op{type}{cond} Rt, [Rn {, #offset}] ; immediate offset
```

- 'op' is either LDR (load register) or STR (store register);
- 'type' is one of the following: **B**, **SB**, **H**, **SH** or omit, for word;
- 'cond' is an optiional conditional code;
- 'Rt' is the register to load or store;
- 'Rn' is the register on which the memory address is based;
- 'offset' is an offset from Rn. If offset is omitted, the address is the contents of Rn.

#### (memory to/from register) – não é pseudo-instrução

- LDRH load halfword (16 bit unsigned #) / zero-extend to 32 bits
- LDRSH load signed halfword / sign-extend to 32 bits
- LDRB load byte (8 bit unsigned #) / zero-extend to 32 bits
- LDRSB load signed byte / sign-extend to 32 bits
- STRH store 16-bit halfword (right-most16 bits of register)
- STRB store 8-bit byte (right-most 8 bits of register)

### T5.7b) MODO ENDEREÇ. INDEXADO OFFSET IMMEDIATE -> offset fixo

#### **Operation**

Load and store instructions with immediate offset can use the following addressing modes:

### • Offset addressing (or Offset indexed) => END. INDEXADO COM OFFSET IMEDIATO (FIXO)

The offset value is added to or subtracted from the address obtained from the register *Rn*. The result is used as the address for the memory access. The register *Rn* is unaltered. The assembly language syntax for this mode is:

[Rn, #offset]

**Table 25. Immediate offset ranges** 

| Instruction type                                | Immediate offset |
|-------------------------------------------------|------------------|
| Word, halfword, signed halfword, byte or signed | -255 to 4095     |

Fonte da "Table 25": cd00228163-stm32f10xxx-cortex-m3-programming-manual-stmicroelectronics.pdf

### T5.8.1a) MODO END. INDEX. COM OFFSET IMMEDIATE (fixo)

O offset é um número sinalizado a ser adicionado ao conteúdo do registro base (ou a ser subtraído do conteúdo do registro base). O resultado é usado como endereço para acesso à memória. **O registro Rn não é alterado (Rn é o registro base)**.

Immediate offset indexed addressing é útil para acessar elementos que estão a certa distância do local indicado/apontado pelo registro base (base/index/pointer register), por exemplo, as stack offsets and input/output registers.

#### Syntax:

Load data from memory: LDR{type} {cond} Rt, [Rn {, #imm }]

Save data to memory: STR{type} {cond} Rt, [Rn {, #imm }]

Load with zero immediate offset

LDR R0, [R1] ;R0<=[R1] LDR R0, [R1,#0] ;R0<=[R1] Load with immediate offset (addressed by R1+8)

LDR R0, [R1, #8];  $R0 \le [R1+8]$ 





### T5.8.1b) MODO END. INDEX. COM OFFSET IMMEDIATE (fixo)

Ex. 1d – O vetor vt1 tem 8 bytes. Faça um programa para copiar os bytes de vt1 no vetor vt2. O programa é cíclico. Faça as designações e alocações necessárias (FDAN). (O usuário calcula o offset entre os vetores!).



Ex. 1d\_1 – Refaça o (Ex.1d) carregando o registro r0 com o endereço de vt2. Acrescente, entre vt1 e vt2, um vetor de 4 bytes. (O usuário calcula o offset entre os vetores!).

```
main:
0x0800024C 4805
                      LDR
                               r0,[pc,#20]
                                             ;@0x08000264
0x0800024E F04F0108
                     MOV
                               r1,#0x08
0x08000252 F9902000
                               r2,[r0,#0x00]
                     LDRSB
0x08000256 7202
                               r2,[r0,#0x08]
                      STRB
0x08000258 F1000001
                               r0,r0,#0x01
                     ADD
0x0800025C 3901
                      SUBS
                               r1,r1,#0x01
                               0 \times 08000252
0x0800025E D1F8
                      BNE
0x08000260 E7F4
                      В
                               0x0800024C main
```

### T5.8.1c) MODO END. INDEX. COM OFFSET IMMEDIATE (fixo)

Ex. 1e – O vetor vt1 tem 8 bytes. Faça um programa para copiar os bytes de vt1 no vetor vt2. O programa é cíclico. Faça as designações e alocações necessárias. O cálculo do offset entre os vetores deve ser dinâmico (pelo software).

```
;---Ex. le - End.Index. Offset imediato
          export
                      main
     ;=== dir. equate
                                                                                 memory
     dst equ
                    vt2-vt1 ; (final-inicial)
     ;=== diretiva area - dados (sram)
                    dds1, data, readwrite
          area
                                                                                 data
                                                                        R0
                                                                                           R2
     vt1 space
     vtw dcb
                    &a7,&3b,&5e
     vtz dcw
                    &39af, &b287
     vt2 space
     ;=== diretiva area - prog. (flash)
                                                                                  memory
                    m prog, code, readonly
          area
       main
                                                                        R0
                    r0,=vt1 ;load pointer vt1
          ldr
                                                                                           R2
                    r1,#8
                              ; counter
                                                                                   data
          mov
                                                                               addr
     pk0 ldrsb
                    r2,[r0]; ler vt1(i)
                                                                       dst
                    r2, [r0, #?]; salvar em vt2(i)
          strb
                    r2,[r0,#dst];salvar em vt2(i)
          strb
          add
                    r0,#1
                              ;inc.pointer
          subs
                    r1,#1
          bne
                    pk0
                                                     main:
                      main
          b
                                0x0800024C 4805
                                                       LDR
                                                                r0, [pc, #20]
                                                                               ; @0x08000264
          end
                                                                r1,#0x08
                                0x0800024E F04F0108
                                                       MOV
Ex.1e 1 – Refaça o (Ex.1e) iniciando
                                                                r2,[r0,#0x00]
                                0 \times 08000252 F9902000
                                                       LDRSB
a cópia dos bytes de vt1 a partir do
                                                       STRB
                                                                r2,[r0,#0x10]
                                0 \times 08000256 7402
último byte de vt1.
                                0x08000258 F1000001
                                                                r0,r0,#0x01
                                                       ADD
                                                                r1,r1,#0x01
                                0x0800025C 3901
                                                       SUBS
                                                                                               11
                                                                 0 \times 08000252
                                0x0800025E D1F8
                                                       BNE
                                0x08000260 E7F4
                                                       В
                                                                 0 \times 0800024C
                                                                              main
```

# T3.0.2 Load and Store instructions: INDEXADO (REGISTRO (pointer))







